增特科技供应ALTERA/阿尔特拉CPLD复杂逻辑可编程器件EPM1270F256I5N
封装:BGA-256Pin
最少包装:540Pcs/Tary
库存数量:6480Pcs(深圳、大批量订货8-10周)
规格书链接:http://www.mouser.cn/datasheet/2/612/max2_mii5v1-1299433.pdf
需求的客户请联系:0755-83859259、13603087729 唐先生 需要样品和技术资料的客户邮件:kaicheung@foxmail.com andy@kaicheung.cn
产品描述:
Max®II系列的即时开启,非易失性CPLD基于0.18μm,6层金属闪光工艺,密度从240到2210个逻辑元件(LES)(128)到2210个等效宏单元)和8 k比特的非易失性存储。MAX II器件提供高I/O计数,快速性能,和可靠的拟合与其他CPLD体系结构。具有多伏核心,用户闪存(UFM)块,以及增强的系统可编程性(ISP),MAX II设备被设计为减少。成本和功率,同时为总线等应用提供可编程解决方案桥接、I/O扩展、上电复位(POR)和顺序控制和设备配置控制。
MaxⅡCPLD具有以下特点:
低成本、低功耗CPLD
即刻非易失性体系结构
Ω待机电流低至25μA
ω提供快速传播延迟和时钟到输出时间。
ω提供四个全局时钟,每个逻辑阵列块(LAB)可用两个时钟。
用于非易失性存储的UFM块高达8千比特
多伏核心使外部电源电压的任一设备
3.3伏/ 2.5伏或1.8伏
多伏I/O接口支持3.3-V、2.5-V、1.8V和1.5-V逻辑电平
友好总线架构,包括可编程转换速率,驱动强度,
总线保持和可编程上拉电阻器
施密特触发器启用噪声容限输入(可编程引脚)
μI/OS完全符合外围组件互连的特殊要求。
兴趣组(PCI SIG)PCI本地总线规范,3.3-V修订版2.2
66 MHz工作
支持热插拔
内建联合测试行动组(JTAG)边界扫描测试(BST)电路
符合IEEE标准11491-1990
与IEEE标准1532兼容的ISP电路
Max II设备可用于节省空间的鳍线BGA,微细鳍线BGA,和薄四方扁平封装(TQFP)封装(参见表1 - 3和表1 - 4)。马克斯二世设备支持同一包内的垂直迁移(例如,您可以)。在256引脚之间的EPM570、EPM1270和EPM2210器件之间迁移芬兰BGA封装)。垂直迁移意味着可以迁移到设备上。其专用引脚和JTAG引脚相同,电源引脚为子集或一个给定的包跨越设备密度的超集。任何一个最大的密度包装有最高数量的电源引脚,你必须为最大的布局。封装中的计划密度,为迁移提供必要的电源引脚。为了I/O引脚跨密度迁移,交叉引用可用的I/O引脚使用用于给定封装类型的所有计划密度的设备引脚识别I/O引脚可以迁移。Quartus®II软件可以自动交叉引用并在提供设备迁移列表时为您放置所有引脚